AMD niedawno złożyło patent ujawniający plany wdrożenia „wieloukładowego układania” w przyszłych układach SoC Ryzen, jak informuje Wccftech, cytując post na X od @coreteks: „Nowy patent AMD pokazuje, jak mogą wyglądać przyszłe układy SoC Zen. W zasadzie powieść projekt opakowania, który umożliwia kompaktowe układanie i wzajemne łączenie chipów poprzez ich częściowe zachodzenie na siebie, jak na tym rysunku Linia przerywana przedstawia większą matrycę ułożoną na mniejszych. W patencie szczegółowo opisano nowe podejście, w którym mniejsze chiplety częściowo nakładają się na większą matrycę, tworząc przestrzeń dla dodatkowych komponentów i funkcji na tej samej matrycy. Strategia ta ma na celu poprawę wydajności obszaru styku, tworząc w ten sposób miejsce na większą liczbę rdzeni, większe pamięci podręczne i zwiększoną przepustowość pamięci w ramach tego samego rozmiaru matrycy. Proponowane układanie w stosy zmniejszy fizyczną odległość pomiędzy komponentami poprzez nakładanie się chipletów, minimalizując w ten sposób opóźnienia między sobą i zapewniając szybszą komunikację pomiędzy różnymi częściami chipów. Konstrukcja poprawi również zarządzanie energią, ponieważ segregowane chiplety pozwalają na lepszą kontrolę każdej jednostki poprzez bramkowanie mocy.
Nawet jeżeli długoletni rywal Intel straci w tym roku część swojej dynamiki (i udziału w rynku), szansą AMD na kontynuację swoich zamiarów zdobycia pozycji numer jeden na rynku jest dalsze wprowadzanie innowacji. W ten sam sposób, w jaki technologia 3D V-Cache zapewniła sukces rodzinie procesorów X3D, tak podejście do układania chipów może odegrać główną rolę w przyszłych układach SoC AMD Ryzen. Wygląda na to, iż AMD jest zdecydowane odejść od ery konstrukcji monolitycznych i pójść drogą wielu chipsetów; jednakże może zająć dużo czasu, aż (i jeśli) to układanie chipów zakończy podróż od patentów do projektowania, produkcji i produktu końcowego.